2020年05月20日出版  总第 1284 

国内统一刊号CN32-0801/(G)  中共南京大学委员会主办 编辑部地址:鼓楼校园小白楼二楼 
】  第
1275 期 2019-12-30
南京大学成功研制超薄栅介质层的二维晶体管器件
点击:17
【字号 】 【 关闭

本报讯 二维半导体材料具有非零带隙、极限沟道厚度、高迁移率等特点,可以显著增加栅极调控能力,是 有希望继续延伸摩尔定律的新型电子材料。然而,由于二维材料表面无悬挂键,无法利用传统原子层沉积工艺 沉积高质量栅极介质层,导致界面态和等效氧化层厚度(EOT)远高于硅基 CMOS 晶体管。因此,开发针对二 维材料的高质量、超薄、并且与大面积工艺兼容的介质层集成工艺,是二维电子器件应用的关键瓶颈之一。 为了解决上述难题,南京大学王欣然、施毅教授团队开展国际合作,利用了二维材料与分子之间的范德瓦尔斯 作用,以 0.3 纳米厚的单层分子晶体作为界面层,在二维材料上成功实现了高质量、超薄 high-κ 介质层沉 积技术。凭借该技术,团队首次在石墨烯、MoS2 WSe2 等二维材料上实现了 1 nm EOT,并具备原子级的 平整度、低界面态密度和高击穿电场。重要的是,介质层的漏电流密度与 CMOS 水平相当,满足了国际半导体 技术路线图对低功耗逻辑晶体管的要求。 利用分子辅助的超薄介质层沉积技术,研究人员将二维半导体场效应晶体管的亚阈值摆幅降至 60 mV/dec 的 理论极限,工作电压降至 0.8 V,并且在 20 nm 沟道长度下未发现显著的短沟道效应。进一步,实现了功耗

小于 1 nW 的二维 CMOS 逻辑反相器,并通过石墨烯射频器件验证了介质层可以工作在 10 GHz 以上。值得 指出的是,该技术适用于多种二维材料,并兼容大面积化学气相沉积样品。 此项研究突破了二维电子器件超薄介电层集成这一瓶颈,有望推动二维集成电路的发展,该工作以 《Uniform and ultrathin high-κ gate dielectrics for two-dimensional electronic devices》为题近期发表于 Nature Electronics。参与合作的单位包括加州大学洛杉矶分校 Xiangfeng Duan 教授、新加坡国立大学 Wei Chen 教授、东京大学 K. Nagashio 教授、南京大学王鹏和马海波教 授、中电 55 所陈堂胜研究员等课题组。该研究得到了基金委重点项目、创新群体项目、应急管理项目、科技 部量子调控青年科学家专题以及中科院战略性先导科技专项等项目的资助。

(科技处) 


本文最新10条评论: (以下留言仅表达网友个人观点,不代表本网立场和观点。)
请注意:
1.遵守中华人民共和国有关法律、法规,尊重网上道德,承担一切因您的行为而直接或间接引起的法律责任。
2.南京大学报拥有管理笔名和留言的一切权力。
本期点击排行榜
总点击排行榜
南京市汉口路22号 邮政编码:210093 电话:025-83592727 
©2019 《南京大学报》版权所有  最佳显示效果1024*768